
在上周举行的IEEE ISSCC 2026(国外固态电路会议)上,民众跳动的先进半导体期间研发中心imec展示了一款7 位 175GS/s 模数诊疗器 (ADC)。该芯片不仅领有创记录的极小尺寸(250 x 250µm²)和极低的诊疗能耗,同期达到业界顶尖级别的采样速率。
imec 的这一扫尾狂妄了 AI 及云运行型数据中心日益增长的费解量与处理需求,且灵验幸免了超高采样率下常见的面积与功耗激增问题。
{jz:field.toptypename/}
应付数据中心的光通讯挑战
在 AI 和应用的推动下,数据中心的光通讯聚积需要束缚升级,以应付抓续攀升的费解量需求。但是,当采样率冲突100GS/s时,手脚光收发器中枢组件的有线 (Wireline) ADC 时常体积激增,导致互连线变长,进而引入寄见效应和能量亏欠。
在 ISSCC 2024 上,真钱三公棋牌imec 曾提议一种冲突性的大限制时期交汇陡坡 ADC (Massively Time-Interleaved Slope-ADC)架构,其紧凑流程至少是传统想象的两倍,且具备业界跳动的能效。本年,imec 在此基础上更进一步,比赛下注推出了这款刷新尺寸记录的 ADC,确保在超高采样率下终了精准的信号诊疗和宽带宽。
专利线性化期间与开关输入缓冲器
“这款采用5nm FinFET工艺终了的 7 位 175GS/s ADC,将创记录的250 x 250µm²中枢面积、低诊疗能耗(每样本2.2 pJ)与顶尖采样速率无缺计议。”imec 投资组合总监 Peter Ossieur 暗示,“关于每一肤浅微米和每一毫瓦功耗皆至关蹙迫的数字密集型有线互连有蓄意来说,这是一个极具竞争力的科罚有蓄意。”
两项专利改换功不成没:
新式线性化秩序:通过对陡坡信号进行整形来校阅失真。
开关输入缓冲器:高效地为 ADC 的2048 通谈时期交汇阵列供电,在最小化电负载的同期,终了超高速采样且不葬送信号完整性。
迈向并超过300GS/s 里程碑
基于本年 ISSCC 展示的扫尾,imec 当今正在开辟3nm后续想象,并探索14 埃米 (1.4nm)工艺,盘问如何讹诈这些起初进的节点来终了高性能有线数据诊疗器想象。
Peter Ossieur 补充谈:“imec 在通讯应用高速集成电路规模领有恒久积淀。咱们的中枢盘问想法之一是光收发器偏激组件,旨在跟上有线系统束缚进步的数据速率。在此布景下,咱们的 ADC 是通往下一代紧凑、低功耗诊疗器的要道一步,冲突了超高速下基于 SAR 架构 ADC 的性能极限。咱们真挚邀请配结伴伴——包括开辟有线流畅组件的 Fabless(无晶圆厂)公司——加入咱们的 ADC 和 DAC 盘问诡计,并提供 imec 底层 IP 组合的授权选项。”
期间重点回首:
工艺: 5nm FinFET(正在向 3nm 和 14Å 鼓励)。
架构: Massively Time-Interleaved Slope-ADC(大限制时期交汇陡坡型)。
中枢想法:7-bit 永诀率, 175GS/s 采样率。
能效与尺寸:2.2 pJ/sample, 250 x 250µm²(极具上风)。
应用规模:AI 数据中心、光通讯收发器、超高速有线互连。
西门子EDA直播报名(3月11日)
